1樓:匿名使用者
一般都是2.54mm,但40腳的是寬體的,20或28腳的(51核心微控制器)是窄體的
2樓:匿名使用者
引腳間距 100mil = 0.254cm
3樓:做而論道
使用 protel 等 cad 軟體畫圖,即可。
並不用操作者自己,關心這個細節。
51系列微控制器封裝有哪些型別?每一種封裝引腳之間的距離是多少
4樓:匿名使用者
你想採用的晶片資料上都有說明,比如at89s52:資料中都有。
51微控制器各個引腳的功能
5樓:匿名使用者
mcs-51微控制器引腳功能mcs微控制器都採用40引腳的雙列直插封裝方式。圖2-9為引腳排列圖, 40條引腳說明如下:1、主電源引腳vss和vcc① vss接地② vcc正常操作時為+5伏電源2、外接晶振引腳xtal1和xtal2① xtal1內部振盪電路反相放大器的輸入端,是外接晶體的一個引腳。
當採用外部振盪器時,此引腳接地。 ② xtal2內部振盪電路反相放大器的輸出端。是外接晶體的另一端。
當採用外部振盪器時,此引腳接外部振盪源。3、控制或與其它電源複用引腳rst/vpd,ale/ , 和 /vpp① rst/vpd 當振盪器執行時,在此引腳上出現兩個機器週期的高電平(由低到高跳變),將使微控制器復位在vcc掉電期間,此引腳可接 圖2-9 8051引腳排列圖上備用電源,由vpd向內部提供備用電源,以保持內部ram中的資料。② ale/ 正常操作時為ale功能(允許地址鎖存)提供把地址的低位元組鎖存到外部鎖存器,ale 引腳以不變的頻率(振盪器頻率的 )週期性地發出正脈衝訊號。
因此,它可用作對外輸出的時鐘,或用於定時目的。但要注意,每當訪問外部資料儲存器時,將跳過一個ale脈衝,ale 端可以驅動(吸收或輸出電流)八個lsttl電路。 對於eprom型微控制器,在eprom程式設計期間,此引腳接收程式設計脈衝( 功能)③ 外部程式儲存器讀選通訊號輸出端,在從外部程式儲存取指令(或資料)期間, 在每個機器週期內兩次有效。
同樣可以驅動八lsttl輸入。④ /vpp 、 /vpp為內部程式儲存器和外部程式儲存器選擇端。當 /vpp為高電平時,訪問內部程式儲存器,當 /vpp 為低電平時,則訪問外部程式儲存器。
對於eprom型微控制器,在eprom程式設計期間,此引腳上加21伏eprom程式設計電源(vpp)。4、輸入/輸出引腳p0.0 - p0.
7,p1.0 - p1.7,p2.
0 - p2.7,p3.0 - p3.
7。① p0口(p0.0 - p0.
7)是一個8位漏極開路型雙向i/o口,在訪問外部儲存器時,它是分時傳送的低位元組地址和資料匯流排,p0口能以吸收電流的方式驅動八個lsttl負載。② p1口(p1.0 - p1.
7)是一個帶有內部提升電阻的8位準雙向i/o口。能驅動(吸收或輸出電流)四個lsttl負載。。③ p2口(p2.
0 - p2.7)是一個帶有內部提升電阻的8位準雙向i/o口,在訪問外部儲存器時,它輸出高8位地址。p2口可以驅動(吸收或輸出電流)四個lsttl負載。
④ p3口(p3.0 - p3.7)是一個帶有內部提升電阻的8位準雙向i/o口。
能驅動(吸收或輸出電流)四個lsttl負載
80c51微控制器引腳圖及引腳功能介紹
6樓:寒夢夜雨花
80c51微控制器有40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
1、電源:
(1)vcc - 晶片電源,接+5v;
(2) vss - 接地端;
2、時鐘:xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。
3、控制線:控制線共有4根,
(1)ale/prog:地址鎖存允許/片內eprom程式設計脈衝。
ale功能:用來鎖存p0口送出的低8位地址。
prog功能:片內有eprom的晶片,在eprom程式設計期間,此引腳輸入程式設計脈衝。
(2) psen:外rom讀選通訊號。
(3)rst/vpd:復位/備用電源。
rst(reset)功能:復位訊號輸入端。
vpd功能:在vcc掉電情況下,接備用電源。
(4)ea/vpp:內外rom選擇/片內eprom程式設計電源。
ea功能:內外rom選擇端。
vpp功能:片內有eprom的晶片,在eprom程式設計期間,施加程式設計電源vpp。
7樓:一起打飛機
管腳說明:
vcc:供電電壓。
gnd:接地。 p0口:
p0口為一個8位漏級開路雙向i/o口,每腳可吸收8ttl門電流。當p0口的管腳第一次寫1時,被定義為高阻輸入。p0能夠用於外部程式資料儲存器,它可以被定義為資料/地址的低八位。
在fiash程式設計時,p0 口作為原碼輸入口,當fiash進行校驗時,p0輸出原碼,此時p0外部必須接上拉電阻。 p1口:p1口是一個內部提供上拉電阻的8位雙向i/o口,p1口緩衝器能接收輸出4ttl門電流。
p1口管腳寫入1後,被內部上拉為高,可用作輸入,p1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在flash程式設計和校驗時,p1口作為低八位地址接收。 p2口:
p2口為一個內部上拉電阻的8位雙向i/o口,p2口緩衝器可接收,輸出4個ttl門電流,當p2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,p2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。
p2口當用於外部程式儲存器或16位地址外部資料儲存器進行存取時,p2口輸出地址的高八位。在給出地址「1」時,它利用內部上拉優勢,當對外部八位地址資料儲存器進行讀寫時,p2口輸出其特殊功能暫存器的內容。p2口在flash程式設計和校驗時接收高八位地址訊號和控制訊號。
p3口:p3口管腳是8個帶內部上拉電阻的雙向i/o口,可接收輸出4個ttl門電流。當p3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。
作為輸入,由於外部下拉為低電平,p3口將輸出電流(ill)這是由於上拉的緣故。 p3口也可作為at89c51的一些特殊功能口,如下表所示: 口管腳 備選功能 p3.
0 rxd(序列輸入口) p3.1 txd(序列輸出口) p3.2 /int0(外部中斷0) p3.
3 /int1(外部中斷1) p3.4 t0(記時器0外部輸入) p3.5 t1(記時器1外部輸入) p3.
6 /wr(外部資料儲存器寫選通) p3.7 /rd(外部資料儲存器讀選通) p3口同時為閃爍程式設計和程式設計校驗接收一些控制訊號。 rst:
復位輸入。當振盪器復位器件時,要保持rst腳兩個機器週期的高電平時間。 ale/prog:
當訪問外部儲存器時,地址鎖存允許的輸出電平用於鎖存地址的地位位元組。在flash程式設計期間,此引腳用於輸入程式設計脈衝。在平時,ale端以不變的頻率週期輸出正脈衝訊號,此頻率為振盪器頻率的1/6。
因此它可用作對外部輸出的脈衝或用於定時目的。然而要注意的是:每當用作外部資料儲存器時,將跳過一個ale脈衝。
如想禁止ale的輸出可在sfr8eh地址上置0。此時, ale只有在執行movx,movc指令是ale才起作用。另外,該引腳被略微拉高。
如果微處理器在外部執行狀態ale禁止,置位無效。 /psen:外部程式儲存器的選通訊號。
在由外部程式儲存器取指期間,每個機器週期兩次/psen有效。但在訪問外部資料儲存器時,這兩次有效的/psen訊號將不出現。 /ea/vpp:
當/ea保持低電平時,則在此期間外部程式儲存器(0000h-ffffh),不管是否有內部程式儲存器。注意加密方式1時,/ea將內部鎖定為reset;當/ea端保持高電平時,此間內部程式儲存器。在flash程式設計期間,此引腳也用於施加12v程式設計電源(vpp)。
xtal1:反向振盪放大器的輸入及內部時鐘工作電路的輸入。 xtal2:
來自反向振盪器的輸出。
80c51微控制器ea引腳的作用是什麼?
8樓:硬幣小耗
ea引腳表示存抄取外部程式襲**之意,
bai低電平動作,當此
du引腳接低電平zhi
後,系統會dao取用外部的程式**(存於外部eprom中)來執行程式。ea引腳必須接低電平,因為其內部無程式儲存器空間。
補充:80c51微控制器屬於mcs-51系列微控制器,由intel公司開發,其結構是8048的延伸,改進了8048的缺點,增加了如乘(mul)、除(div)、減(subb)、比較(cmp)、16位資料指標、布林代數運算等指令,以及序列通訊能力和5箇中斷源。採用40引腳雙列直插式dip(dual in line package),內有128個ram單元及4k的rom。
80c51有兩個16位定時計數器,兩個外中斷,兩個定時計數中斷,及一個序列中斷,並有4個8位並行輸入口。80c51內部有時鐘電路,但需要石英晶體和微調電容外接,本系統中採用12mhz的晶振頻率。由於80c51的系統效能滿足系統資料採集及時間精度的要求,而且產品產量豐富**廣,應用也很成熟,故採用來作為控制核心。
80c51微控制器**:
9樓:匿名使用者
ea=external access,表bai示存取外部程式代
碼之du意,低電zhi平dao動作,也就是說當此引腳接低
電平後,內系統會取用外部的程容序**(存於外部eprom中)來執行程式。因此在8031及8032中,ea引腳必須接低電平,因為其內部無程式儲存器空間。如果是使用 8751 內部程式空間時,此引腳要接成高電平。
此外,在將程式**燒錄至8751內部eprom時,可以利用此引腳來輸入21v的燒錄高壓(vpp)。
10樓:匿名使用者
簡單的來說就是來
當接高電平或自懸空時,cpu讀取bai指令是從片內rom開始的du(pc是從0000h一直累加到0fffh),當pc的值zhi超過4kb的範圍dao時,就會自動轉入到片外rom(pc再從1000h加到ffffh)。
當接低電平時,cpu只讀片外rom的指令(pc從1000h加到ffffh)。
11樓:匿名使用者
存取外部程式**用,當該腳為低時讀取外部程式。
51微控制器同引腳如何實現多個不同的功能
include define uint unsiged int define uchar unsiged charvoid delay uint sbit wei1 p3 6 sbit wei2 p3 7 int i 0 int code light void main 通過74hc的片選功能 要實...
51微控制器引腳檢測高電平輸入的問題
在網上看到這樣bai的一句 du話 51微控制器的i o 口檢測高低電zhi平是需要首dao先讓該埠置為內1的。此時容這個引腳才被設定為輸入 正確。也就是說如果上面的設計可以做到的話,那麼就需要一開始的時候給高電平嗎?必須先給埠置一。你的電路,是做不到的。你的電路,按鍵 不按鍵,送到引腳的訊號,都是...
51系列微控制器的引腳中有多少根io線地址線和資料
80c51微控制器有4個i o埠,每個埠都是8位雙向口,共佔32根引腳。每個端 口都包括一回個鎖存器 即專 用暫存器p0 p3 一答個輸入驅動器和輸入緩衝器。通常把4個埠稱為p0 p3。在無片外擴充套件的儲存器的系統中,這4個埠的每一位都可以作為雙向通用i o埠使用。在具有片外擴充套件儲存器的系統中...