1樓:匿名使用者
原函式f,g不可能簡化到所給的答案!
以卡諾圖表示,原函式和答案根本不一樣!
數位電路組合邏輯電路的設計
2樓:黑豹
設英語為 a ,數學為 b ,政治為 c ,數電為 d 。
y = abd + cd
= ((abd)' (cd)')'
數電問題求解答 分析如圖所示的組合邏輯電路,寫出邏輯電路表示式並化簡。 習題學習中,求前輩解惑
3樓:匿名使用者
根據基本邏輯閘,一次寫出關係式,最終的出表示式。再利用邏輯運算公式化解即可。
答案及過程 見 圖。
數位電路 邏輯電路的用途?
4樓:趙老闆要王中王
可以用來設計數位電路。
數位電路是相對類比電路來講的,專這兩種電路的特徵區別就是信屬號傳遞不同:類比電路傳遞的訊號是連續變化的,訊號本身就易受到干擾,加上電路的漂移,訊號失真大;
數位電路傳遞的訊號是斷續的(就是高低電平),不易受到干擾,電路的漂移小,訊號基本不失真。所以數位電路用於高保真的領域。
邏輯電路是模仿人的思維,也就是按人的邏輯推理搭成的電路,並不是一種器件性的電路(或是數位電路或是類比電路)。
特別是有各種邏輯特徵的器件,就像搭積木一樣,很快就可組成某種功能的電路。
邏輯電路顯然在自動控制系統的設計和製作上有著顯著的優越性。
5樓:匿名使用者
數位電路是相對bai類比電路來講du的,這兩種zhi電路的特徵dao區別就是訊號傳遞不同:版類比電路權傳遞的訊號是連續變化的,訊號本身就易受到干擾,加上電路的漂移,訊號失真大;數位電路傳遞的訊號是斷續的(就是高低電平),不易受到干擾,電路的漂移小,訊號基本不失真。所以數位電路用於高保真的領域。
邏輯電路是模仿人的思維,也就是按人的邏輯推理搭成的電路,並不是一種器件性的電路(或是數位電路或是類比電路)。特別是有各種邏輯特徵的器件,就像搭積木一樣,很快就可組成某種功能的電路。邏輯電路顯然在自動控制系統的設計和製作上有著顯著的優越性。
數位電子技術的中國鐵道出版社圖書
6樓:詗埃氏瀤
書名:數位電子技術
書號:7-113-13239
作者:朱鳳芝
定價:18.00
出版日期:2011.10
適用專業:機電類
出版社:中國鐵道出版社 本書是高職高專自動化技術類及電子資訊類專業基礎課程,本書主要內容包括數位電路的基本知識:數制和碼制、邏輯函式運算和化簡等,本書的學習重點是組合邏輯電路分析、時序邏輯電路分析和脈衝波形產生整形等,本書還介紹了儲存器和數模模數轉換等內容,為後續專業課程的學習奠定必要的基礎。
為了突出實踐性,本書在每章後邊配備了實訓課題,每個課題都是作者經過多年實踐積累,課題具有實用性和趣味性。
本書的特點是以典型功能晶片的邏輯功能為主、以應用為核心,突出高職教育特色。
本書適合作為高職高專自動化技術類及電子資訊類專業的教材,也適合電子技術愛好者自學用書。 第1章 數制與邏輯函式 1
1.1 數制和碼制 1
1.1.1 數制 1
1.1.2 不同進位制數之間的相互轉換 3
1.2 編碼 5
1.2.1 二-十進位制碼(bcd碼) 5
1.2.2 格雷碼 6
1.3 邏輯代數概述 6
1.3.1 基本概念 6
1.3.2 邏輯運算 7
1.4 邏輯代數運算的基本公式、定律和基本規則 101.4.1 基本公式 10
1.4.2 基本規則 11
1.4.3 幾個常用公式 12
1.4.4 邏輯函式的基本表示方法 13
1.5 邏輯函式的化簡 14
1.5.1 邏輯函式的公式化簡法 14
1.5.2 邏輯函式的圖形化簡法 15
1.5.3 具有約束項的邏輯函式的化簡 221.6 實踐與應用——常用數字整合晶片的識別與主要效能引數 23小結 30
思考題及習題 31
第2章 整合邏輯閘 34
2.1 邏輯閘電路概述 34
2.1.1 邏輯閘電路基本概念 34
2.1.2 基本邏輯閘 35
2.2 典型整合邏輯閘 37
2.2.1 典型ttl整合邏輯閘 37
2.2.2 典型cmos整合邏輯閘 40
2.2.3 複合閘電路 41
2.3 整合邏輯閘的主要效能指標 42
2.3.1 邏輯電平和抗干擾能力 42
2.3.2 帶負載能力 42
2.3.3 工作速度(開關速度) 42
2.3.4 功耗 43
2.4 整合邏輯閘的使用常識 43
2.4.1 使用ttl電路應注意的問題 432.
4.2 使用cmos電路應注意的問題 442.5 實踐與應用——微型電動機控制電路 452.
5.1 工作原理 45
2.5.2 元器件的選擇與除錯 46
小結 46
思考題與習題 46
第3章 組合邏輯電路 49
3.1 組合邏輯電路概述 49
3.1.1 組合邏輯電路的特點及分類 493.1.2 組合邏輯電路的分析方法 50
3.1.3 組合邏輯電路的設計方法 51
3.2 典型msi組合邏輯電路 52
3.2.1 加法器 52
3.2.2 數值比較器 54
3.2.3 編碼器 55
3.2.4 譯碼器及應用 57
3.2.5 資料選擇器及應用 62
3.3 組合邏輯電路中的競爭與冒險 64
3.3.1 競爭與冒險 64
3.3.2 競爭與冒險的識別 65
3.3.3 冒險現象的消除 65
3.4 實踐與應用——四人無棄權表決電路設計與實現 663.4.1 設計要求 66
3.4.2 設計思路 66
小結 67
思考題與習題 68
第4章 整合觸發器 69
4.1 整合觸發器概述 69
4.1.1 整合觸發器的概念及分類 69
4.1.2 基本rs觸發器 69
4.1.3 同步rs觸發器 71
4.2 典型整合觸發器 72
4.2.1 邊沿觸發器 72
4.2.2 維持阻塞觸發器 73
4.2.3 主從觸發器 73
4.2.4 帶直接置位端和直接復位端的整合時鐘觸發器 744.2.5 觸發器之間的相互轉換 75
4.3 實踐與應用——交通燈控制電路設計與實現 764.3.1 設計要求 76
4.3.2 設計思路 76
小結 79
思考題與習題 79
第5章 時序邏輯電路 81
5.1 時序邏輯電路概述 81
5.1.1 時序邏輯電路的概念 81
5.1.2 時序邏輯電路的功能描述方法 825.1.3 時序邏輯電路的分類 82
5.2 時序邏輯電路的分析 82
5.2.1 同步時序邏輯電路的分析方法 825.2.2 非同步時序邏輯電路的分析方法 865.3 典型msi時序邏輯電路 88
5.3.1 暫存器 88
5.3.2 計數器及應用 91
5.3.3 脈衝分配器及應用 95
5.4 實踐與應用——彩燈迴圈控制器的設計與製作 965.4.1 設計要求 96
5.4.2 設計思路 96
小結 99
思考題與習題 100
第6章 儲存器 101
6.1 儲存器概述 101
6.1.1 儲存器的基本概念 101
6.1.2 儲存器的分類 101
6.2 只讀儲存器及應用 102
6.3 儲存器的應用 105
6.3.1 rom實現組合邏輯設計 1056.3.2 用rom(2716)實現的訊號發生器 1076.4 隨機存取儲存器及應用 108
6.4.1 ram的結構 108
6.4.2 ram的儲存單元 110
6.4.3 ram的擴充套件 114
6.4.4 常用儲存器積體電路簡介 1166.5 可程式設計邏輯陣列及應用 116
6.5.1 概述 116
6.5.2 可程式設計邏輯器件的結構 116
6.6 實踐與應用——樓宇門呼叫顯示電路的設計與製作 1196.6.1 設計要求 119
6.6.2 設計思路 119
小結 121
思考題與習題 121
第7章 脈衝波形的產生與整形 123
7.1 概述 123
7.2 555定時器及其應用 123
7.2.1 555定時器的組成與功能 1237.2.2 555定時器的典型應用 1257.3 整合單穩態觸發器 129
7.3.1 74ls121的簡介 129
7.3.2 74ls121的主要效能 1307.4 實踐與應用——報警電路設計與實現 1317.4.1 設計要求 131
7.4.2 設計思路 131
小結 132
思考題及習題 132
第8章 數/模和模/數轉換 133
8.1 d/a和a/d轉換概述 133
8.2 d/a轉換原理及應用 133
8.3 a/d轉換原理及應用 137
8.3.1 a/d轉換的一般步驟 138
8.3.2 常用整合adc簡介 142
8.4 實踐與應用—— 位數字電壓表的設計與製作 1438.4.1 設計要求 143
8.4.2 設計思路 143
小結 144
思考題與習題 145
第9章 綜合訓練——搶答器的設計與製作 1469.1.1 設計要求 146
9.1.2 設計思路 146
參考文獻 152
數位電路數字邏輯問題,數字邏輯數位電路問題
將2輸入端與非門當作非門使用時,則另一輸入端接 1 因為y 1a a 將2輸入端或非門當作非門使用時,則另一輸入端接 0 y 0 a a。數字邏輯 數位電路問題 1 三個三輸入 3 3 9 三個門的輸出 3 還有 vcc gnd 所以 9 3 2 14 2 四個 兩輸入 門 4 2 8 四個門的輸出...
什麼是組合邏輯電路什麼是時序邏輯電路各有什麼特點
輸出只和當時輸入有關的是組合邏輯電路。輸出不只和當時輸入有關 還和原狀態即cp脈衝有關的是時序邏輯電路。時序邏輯電路的一個顯著特點 具有cp脈衝輸入端。組合邏輯電路的輸出只取決於當前的輸入值 而時序邏輯電路的輸出,不僅取決於當前的輸入值,還與當前電路所處的狀態有關。因此,一般說來,時序邏輯電路中一定...
數位電路組合邏輯加法器怎麼理解,數位電路組合邏輯加法器怎麼理解
不管多高階的cpu,在數位電路里,加減乘除等等算術運算,最終是通過加法器來實現的 內 兩個數字值相加,容如果輸出位數有限,就得考慮溢位問題,這個溢位就表示有進位 如十進位制56 67 123 s,當輸出只取兩位時,s 23,顯然這個百位數是溢位了,就用進位表示,所以,要判斷兩個數相加,是否會溢位,就...