1樓:
如果是隻有兩個輸copy入端的異或門bai電路的話
其邏輯du功能就是:「相異出zhi1,相同出零」。意思就是兩個dao輸入端的邏輯狀態保持相異(一個高一個低),則輸出端輸出1(高電平);若量輸入端邏輯狀態相同(同為1或同為0),則輸出為0(低電平)。
2樓:匿名使用者
是數字邏輯中bai實現邏輯異或的du邏輯閘,有2個輸入zhi端、1個輸出dao端。若兩個版輸入的電平相異,權
則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。這一函式能實現模為2的加法,異或門可以實現計算機中的二進位制加法
3樓:蘋果芯
輸入0,0輸出0;輸入0,1輸出1;輸入1,0輸出1;輸入1,1輸出0。
功能有:
異或門可以實現計算機中的二進位制加法
半加器就是由異或門和與門組成的
異或門的邏輯功能是什麼
4樓:可可粉醬
當兩個輸入端的
bai狀態相同du(都為0或都zhi為1)時輸出為0,反之,dao當兩個輸入端狀態不同版(一權個為0,另一個為1)時,輸出端為1。
異或運算及異或門由邏輯非、邏輯與和邏輯或可以實現異或邏輯運算,即式中為異或邏輯運算子號,讀為異或,二輸入異或邏輯的運算規則是若兩個輸入變數的邏輯值相同,則異或值為0。
5樓:沐雨莀風
小夥子,是要學電工吧?抑或們在電工書裡邊就有自個找一下吧!
6樓:匿名使用者
輸入相同訊號(全1或全0),則輸出0;輸入不同訊號,則輸出1
7樓:雷姆斯特
如果是xor2邏輯閘,這以下答案正確
但是對於xor3以上的邏輯閘就不正確了,所以書上的只能算是特例輸入奇數1,則輸出為1
輸入偶數1,則輸出為0(輸入0個1也包含於此)
8樓:匿名使用者
就是老師上課講的呀、
如何利用或門異或門實現對輸入訊號的控制作用
9樓:無畏無知者
例如,二輸入或門bai,du
一端接輸入訊號,zhi一端接控制訊號,如果控dao制訊號為1,則輸專入訊號如何變化,屬輸出訊號都是1,這樣就把輸入訊號遮蔽了;如果控制訊號為0,則輸入訊號如何變化,輸出訊號都跟隨變化,即此時沒有對輸入訊號進行控制。
自己多想想吧
10樓:匿名使用者
或門:若干個輸入bai端du子中,任何一個為zhi1電平,則輸出為1電平。只dao有當全部輸內
入端子都為容0電平時,輸出端才為0電平。以兩輸入端或門為例,一輸入端設為電路輸入訊號端,則另一輸入端子可視為控制端,當控制端輸入1電平時,輸出端恆為1電平;當控制端為0電平時,輸出端訊號與輸入端訊號相同(可視為訊號直通輸出端)。
異或門:若干個輸入端子中,任何兩個或以上的輸入訊號電平不同時,則輸出為1電平。只有當全部輸入端子都為相同電平時,輸出端才為0電平。
以三輸入端異或門為例,一輸入端設為電路輸入訊號端,則另兩個輸入端子可視為控制端,當控制端輸入電平不同時,輸出端恆為1電平;當控制端輸入電平相同時,輸出端訊號與輸入端訊號相同(可視為訊號直通輸出端)。
為什麼TTl閘電路的輸入端懸空時相當於邏輯
因為懸空時可以看作是輸入端接一個無窮大的電阻,當輸入電 阻大於ik 時,輸入電平就變為閾值電壓uth即為高電平,所以相當於邏輯1。數位電路中,把電壓的高低用邏輯電平來表示。邏輯電平包括高電平和低電平這兩種。在ttl閘電路中,把大於3.5伏的電壓規定為邏輯高電平,用數字1表示 把電壓小於0.3伏的電壓...
請問閘電路輸入端的有個圓圈是什麼意思,不是閘電路後面的圈
輸入端的圓圈表示該輸入低電平有效,為高電平無效,即輸入低電平時該閘電路開啟。數位電路中,與非門的輸入端的小圓圈表示什麼意思?小圓圈表示低電平有效,而邏輯符號的意義不變。在中規模器件中經常見到這樣的表示法,如觸發器 計數器的控制端。像常用的74ls138譯碼器有三個片選端,其中一個是高電平有效,兩個是...
積分電路的功能是什麼 若不滿足積分電路的t》tw條件,對輸出波形有何影響
積分電路的作用是 消減變化量,突出不變數。rc電路的積分條件 rc tk,tk是脈衝週期回,積分電路可將答矩形脈衝波轉換為鋸齒波或三角波,還可將鋸齒波轉換為拋物波。電路原理很簡單,都是基於電容的衝放電原理,這裡就不詳細說了,這裡要提的是電路的時間常數r c,構成積分電路的條件是電路的時間常數必須要大...