1樓:帥帥一炮灰
ttl:
是 time to live的縮寫,該copy
欄位指定ip包被路由器丟bai棄之前允許通過的du最大網段數量。zhittl是ipv4包頭的一個8 bit欄位。
非門:dao
非門(英文:not gate)又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,,是邏輯電路的基本單元。
ttl的作用:
1 是限制ip資料包在計算機網路中的存在的時間。
2 避免ip包在網路中的無限迴圈和收發,節省了網路資源,並能使ip包的傳送者能收到告警訊息。
3 防止資料包不斷在ip網際網路絡上永不終止地迴圈。
非門作用:
實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平(邏輯「1」)時,輸出端為低電平(邏輯「0」);反之,當輸入端為低電平(邏輯「0」)時,輸出端則為高電平(邏輯「1」) 。
2樓:d白蘭
瀏覽次數:0 文字大小:【大】【版中】權
【小】* 反相器 ttl非門的電路組成及工作原理: 典型ttl與非閘電路電路組成
3樓:匿名使用者
就是用三極體構成的與非門。。。
區別於其他的與非閘電路。。
ttl與非門的邏輯功能是什麼
4樓:匿名使用者
與非門,同時輸入兩個高電平,則輸出一個低電平,否則輸出高電平的電路。
邏輯表示式是:f=(ab)' 。
與非門(英語:nand gate)是數位電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。
與非門可以看作是與門和非門的疊加。
相關知識:
與門:同時輸入兩個高電平,輸出一個高電平;否則輸出低電平。
與門(英語:and gate)又稱「與電路」、邏輯「積」、邏輯「與」電路。是執行「與」運算的基本邏輯閘電路。
有多個輸入端,一個輸出端。當所有的輸入同時為高電平(邏輯1)時,輸出才為高電平,否則輸出為低電平(邏輯0)。
非門(英文:not gate)又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,,是邏輯電路的基本單元。非門有一個輸入和一個輸出端。
當其輸入端為高電平(邏輯1)時輸出端為低電平(邏輯0),當其輸入端為低電平時輸出端為高電平。也就是說,輸入端和輸出端的電平狀態總是反相的。非門的邏輯功能相當於邏輯代數中的非,電路功能相當於反相,這種運算亦稱非運算。
或門(or gate),又稱或電路、邏輯和電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做或門。
或門有多個輸入端,一個輸出端,只要輸入中有一個為高電平時(邏輯「1」),輸出就為高電平(邏輯「1」);只有當所有的輸入全為低電平(邏輯「0」)時,輸出才為低電平(邏輯「0」)。
或非門(英語:nor gate)是數字邏輯電路中的基本元件,實現邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構成。
只有當兩個輸入a和b為低電平(邏輯0)時輸出為高電平(邏輯1)。也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)。
5樓:匿名使用者
「與」在邏輯運算中表示乘法。
與非門的邏輯功能就是當輸入端全是「1」時,輸出為「0」。
只要輸入有一個是「0」,輸出就為「1」。
ttl與非門的特性引數是什麼?
6樓:曯鐒減
1輸出高電平u(oh):至少有一個輸入端接低電平時
的輸出電平。電壓傳輸特性的截止區的輸出電壓為3.6v,一般產品規定uoh≥2.4v即為合格。
2輸出低電平u(ol):輸入全為高電平時的輸出電平。電壓傳輸特性的飽和區的輸出電壓為0.3v。一般產品規定uol<0.4v時即為合格。
3開門電平u(on):是保證輸出電平達到額定低電平(0.3v)時,所允許輸入高電平的最低值,表示使與非門開通的最小輸入電平。一般產品規定uon≤1.8v。
4關門電平u(off):是保證輸出電平為額定高電平(2.7v左右)時,允許輸入低電平的最大值,表示與非門關斷所允許的最大輸入電平。一般產品要求uoff≥0.8v。
5扇入係數n(i):是指與非門的輸入端數目。
6扇出係數n(o):是指與非門輸出端連線同類門的個數。反映了與非門的帶負載能力。
7平均傳輸延遲時間t(pd):平均延遲時間是衡量閘電路速度的重要指標,指一個矩形波訊號從與非門輸入端到與非門輸出端所延遲的時間。通常將從輸入波上沿中點到輸出波下沿中點的時間延遲稱為導通延遲時間t(phl),從輸入波下沿中點到輸出波上沿中點的時間延遲稱為截止延遲時間t(plh)。
tpd為t(plh)和t(phl)的平均值,ttl門的t(pd)在3~40ns之間。
8平均功耗p:指在空載條件下工作時所消耗的電功率。
ttl與非門和cmos與非門
7樓:匿名使用者
ttl門接高阻時表示高電平,輸入懸空的話相當於接入高阻,也表示高電平。
ttl電路是電流控制器件,而***s電路是電壓控制器件。
所以對cmos電路來說來說,輸入要接明確的電平,否則很容易產生混亂,因為mos管的輸入電阻本來就很大。
8樓:匿名使用者
它們的輸入端均是一端接
高電平,ttl的另一端通過一個10k的電阻接地,這個10k電阻使得輸入端電壓大於1.2v,也就是輸入為高電平,因為ttl是電流驅動器件,輸入端內部有上拉電阻。將10k減小到1k,輸入就應為低電平了。
cmos是電壓驅動器件,10k電阻接地就使得cmos輸入為低電平,所以cmos與非門輸出為高電平。
什麼是非門與非門,什麼是與非門,或非門?
非門,與非門是種邏輯電路,用1表示連通,用0表示沒有連通。非門的輸出結果與輸入正好相反,如輸入有訊號,但輸出為0 無訊號 沒有輸入訊號,但輸出為1 有訊號連通 與非門是與門和非門的結合,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。...
與非門和或非門的原理,什麼是與非門,或非門
與非bai門 英語 dunand gate 是數位電路zhi的一種基本邏dao輯電路。若當輸入均為高電平 版1 則權輸出為低電平 0 若輸入中至少有一個為低電平 0 則輸出為高電平 1 與非門可以看作是與門和非門的疊加。或非門 英語 nor gate 是數字邏輯電路中的基本元件,實現邏輯或非功能。有...
電路中的與非門是什麼意思電路中的與非門是什麼意思
電路中的與非門 是指 與非門是數位電路的一種基本邏輯電路。若當輸入均為高電平 1 則輸出為低電平 0 若輸入中至少有一個為低電平 0 則輸出為高電平 1 與非門可以看作是與門和非門的疊加。與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與...